密码锁密码由3位十进制数字组成,初始密为“000”,密码由用户随意设置,当密码输入正确时开锁,密码输入错误时报警。控制器是整个系统的功能核心,接受按键和其它模块传来的信息。然后,根据系统的功能将不同的控制信号送到各个模块;比较器用来比较输入数据和寄存器的数据是否相等,结果送给控制器;寄存器在密码数据校验时,输出密码以供比较,在修改密码时,保存新的密码信息;钥匙信号控制锁的开和关;报警信号可接到LED或其它防盗设备上。 按“安锁”键,将锁闭合,开锁时,先按“输入密码”键,输入密码,再按“确认”键。若输入密码有误,则报警,只有在开锁状态下才可设置新密码,应该先按“修改密码”键,输入新密码,然后按“确认”键。
1
hit数字逻辑电路设计(大作业)
2021-06-06 17:21:19 5KB Verilog FGPA 哈工大 大作业
1
基于单片机STC89c51设计 八位数字密码锁
2021-04-02 21:03:09 404KB 51单片机
八位数字密码锁设计资料
2021-03-13 18:07:02 860KB 八位数字密码锁设计资料
大学期间做的一个课程设计,代码应该可以直接用
2019-12-28 18:00:12 131KB EDA VHDL 密码锁
1
八位数字密码锁设计资料.八位数字密码锁设计资料.八位数字密码锁设计资料.八位数字密码锁设计资料.
2019-12-21 21:43:06 873KB 密码锁
1
【完整版程序+仿真结果+论文】数字密码锁设计 本设计的数字密码锁利用数字逻辑电路,实现对门的电子控制,并且有各种附加电路保证电路能够安全工作,具有极高的安全系数。开锁输入主要由74LS194移位寄存器构成整个数字密码锁的设计由密码输入模块,密码修改模块,密码检验模块,开锁模块,二极管开锁指示模块,报警电路模块,二极管报警指示模块,声音模块组成。
2019-12-21 20:04:22 1.06MB 数字密码锁设计
1
基于FPGA的数字密码锁设计(VHDl代码全_11个模块均调试通过
2019-12-21 19:26:53 1.32MB fpga 数字密码锁
1