基于VERILOG HDL语言的各种波形的发生代码
2022-01-06 13:52:31 1KB verilog HDL
1
数字图像处理实验报告(全),内含程序代码,15个实验报告全。单个的实验报告可去主页下载,程序正确,规范,下载即可用。
1
CV2880内置1080P的Scaler, 可全屏的支持中英文的漂亮的OSD,10bit的DAC,成熟的TV Encoder,64M内存及控制器。
2021-12-25 14:49:55 49KB CV2880 数字信号 模拟信号 输入
1
全数字化乳腺X线成像技术对乳腺疾病的诊断价值.pdf
2021-12-15 17:04:11 1.43MB 新金融 金融行业 数据分析 参考文献
一种采用积分分离的PID控制作为环路滤波器的全数字锁相环。该滤波器对序列滤波器输出的加减脉冲个数在反馈信号的上升沿进行综合,然后通过PID控制算法将综合值作为压控振荡器的分频值来实现相位的调整,最终达到相位锁定。PID控制算法响应时间短并可控制超调量,相比PI算法具有更快的上升时间,且不增加超调量。另外,该环路具有结构简单、易于集成等特点,可以作为一个子系统或功能块构成片上系统(SoC),用以提高控制系统的可靠性,简化系统硬件结构。
2021-12-13 17:51:10 285KB 信号调理
1
提出一种基于Bang-Bang鉴相器的全数字锁相环,该全数字锁相环主要由Bang-Bang鉴相器、自动频率控制、增益可调的数字滤波器、锁定状态监测器、宽振荡范围的数控振荡器组成,采用SMIC55 CMOS工艺,仿真结果表明,该全数字锁相环频率输出范围为1.76~3.4 GHz,锁相环系统在37.5 μs内锁定在2.5 GHz,其中AFC调整时间为35 μs,环路调整时间为2.5 μs,锁定时相位噪声为 -112dBc/Hz@1 MHz,整体功耗为11.4mW@2.5 GHz。
1
关于本手册 本手册是 TAIDEN HCS-4100/50 全数字会议系统的 详细安装及使用说明,内容主要包括 HCS-4100/50 系统 各设备单元的功能和接口描述、系统设备的连接和安装、 系统的设置及使用操作说明。 本手册包括以下章节: 第一章:系统简介 概要介绍了 HCS-4100/50 系统的系统组成、技术原理, 以及系统的功能及特色。 第二章:会议控制主机 详细描述 HCS-4100/50全数字会议控制主机和扩展主机 的面板功能与指示、安装与连接、以及设置与操作。 第三章:会议单元 详细描述 HCS-4100/50全数字会议系统会议单元的功能 与指示、安装与连接、以及操作。 第四章:翻译单元 详细描述 HCS-4385U/50 全数字翻译单元的功能与指 示、安装与连接、以及设置与操作。 第五章:系统连接及基本设置过程 详细描述各系统设备之间的连接,并以一个实例来介绍 了会议系统的基本设置过程。
2021-12-07 15:29:46 17.74MB 会议系统 数字会议 操作手册
1
在FPGA片内实现全数字锁相环用途极广。本文在集成数字锁相环74297的基础上进行改进,设计了锁相状态检测电路,配合CPU对环路滤波参数进行动态智能配置,从而使锁相环快速进入锁定状态,在最短时间内正常工作并且提高输出频率的质量。
2021-12-03 16:44:43 291KB FPGA
1
在FPGA片内实现全数字锁相环用途极广。本文在集成数字锁相环74297的基础上进行改进,设计了锁相状态检测电路,配合CPU对环路滤波参数进行动态智能配置,从而使锁相环快速进入锁定状态,在最短时间内正常工作并且提高输出频率的质量。
2021-12-03 16:35:01 54KB 锁相环
1