引言   串行接口常用于芯片至芯片和电路板至电路板之间的数据传输。随着系统的带宽不断增加至多吉比特范围,并行接口已经被高速串行链接,或SERDES (串化器/ 解串器)所取代 。起初, SERDES是独立的ASSP或ASIC器件。在过去几年中已经看到有内置SERDES 的FPGA器件系列。这些器件对替代独立的SERDES器件很有吸引力。然而,这些基于SERDES的FPGA往往价格昂贵,因为它们是高端(因而更昂贵) FPGA器件系列的一部分。莱迪思半导体公司在这一领域一直是先驱者,已经推出了两款低成本带有SERDES的 FPGA器件系列,在2007年推出了LatticeECP2M,最近又推出了
1
https://blog.csdn.net/gzy0506/article/details/120803797 Serdes系列总结——Xilinx serdes IP使用(一)——3G serdes的附件
2021-10-18 22:02:28 18.17MB fpga serdes xilinxip
https://blog.csdn.net/gzy0506/article/details/120804423 Serdes系列总结——Xilinx serdes IP使用(二)——10G serdes 的附件
2021-10-18 22:02:27 3.59MB fpga serdes
《High Speed SerDes Devices and Applications [ISBN_ 978-0387798332]》David Robert Stauffer.pdf 《高速SerDes器件和应用》 [ISBN_ 978-0387798332]David Robert Stauffer 英文版
2021-10-18 12:04:22 9.28MB SerDes
1
硬件高速接口设计,10GbpsSerDes中的高速接口设计,硬件高速接口设计,
2021-10-18 11:40:27 18.96MB Serdes 高速 接口设计
1
High_Speed_Serdes_and_Applications
2021-09-29 23:28:56 9.38MB HighSpeed Serdes Applications
1
具体讲述PRBS7使用FPGA并行实现,以及相应的推导方式
2021-09-15 11:59:32 280KB prbs serdes
1
高速serdes经典文献,适合学高速信号处理与通信相关的行业看,里面内容有时钟恢复,信号均衡,信号完整性,电源完整性,参考时钟设计,PLL CDR等很多做serdes必备知识点
2021-09-13 19:50:10 10.19MB FFE Serdes CTLE
1
lvds-source-synch-serdes-clock-multiplication.pdf
2021-08-31 04:19:04 774KB
1
ECP5_Serdes_soft8b10b_Good_210225.7z
2021-08-06 15:28:30 2.25MB
1