1. 给出了实现Altera FPGA在线配置的原理和实现方法。 2. 通过实际工程的实践,给出了实现过程中所需注意的事项。结合实际工程的调试过程中,给出了理解文档所需注意的细节。 3. 给出了示例代码,该代码经过了实际测试,确保正确。
2019-12-21 19:42:30 1.37MB Altera EPCS4 FPGA重配置
1
Designing with Low-Level Primitives Chapter 2. Primitive Reference Primitives ................................................................................................................................................ 2–1 ALT_INBUF ...................................................................................................................................... 2–1 ALT_OUTBUF .................................................................................................................................. 2–3 ALT_OUTBUF_TRI .......................................................................................................................... 2–6 ALT_IOBUF ....................................................................................................................................... 2–8 ALT_INBUF_DIFF ......................................................................................................................... 2–11 ALT_OUTBUF_DIFF ..................................................................................................................... 2–13 ALT_OUTBUF_TRI_DIFF ............................................................................................................. 2–14 ALT_IOBUF_DIFF .......................................................................................................................... 2–19 ALT_BIDIR_DIFF ........................................................................................................................... 2–22 ALT_BIDIR_BUF ............................................................................................................................ 2–25 LCELL .............................................................................................................................................. 2–27 DFF ................................................................................................................................................... 2–28 CARRY and CARRY_SUM ........
2019-12-21 19:40:07 492KB Designing with Low-Level Primitives
1
ALTERA FPGA/CPLD设计 高级篇(第2版)
2019-12-21 19:38:56 45.02MB ALTERA FPGA/ CPLD设计 高级篇
1
Altera EP3C16 FPGA的开发板参考设计,包含原理图与PCB,该开发板已应用在电子设计竞赛中,附有该开发板的实物照片为证。对于学习Altera FPGA电路设计具有一定参考价值,特别是电子设计竞赛有较大的帮助。
2019-12-21 19:38:54 4.92MB FPGA Altera 开发板
1
FPGA与SOPC设计教程:DE2实践扫描版, 附带光盘链接。 里面有详细的案例代码,从简单到复杂。
2019-12-21 19:38:52 43.32MB verilog FPGA altera
1
分给的再高都不过分 决定能用,SingalTAP自己看波形 DE2板子可以用,AD采样用的一个很随意的并行AD,EP2CQ208的芯片要自己改下SingaltapII的存储深度,如果这个自己都编译不过,理解不了的话,就放弃FFT吧
2019-12-21 19:36:42 30.34MB FFT ALTERA
1
PCIe Solutions on Xilinx FPGAs 初学者指南
2019-12-21 19:35:35 556KB PCIe FPGA Altera Xilinx
1
文档主要包括四个部分:1)Magwizard中例化模块的说明;2)内部结构;3)结合实际应用介绍应用层接口信号(我们主要帮客户解决这部分的问题,底层软件驱动部分由客户自己开发,Altera不负责支持);4)学习初期疑问及AE的解答。
2019-12-21 19:35:35 516KB Altera PCIe FPGA Xilinx
1
USB-Blaster 驱动。从quartus prime中提取出来的,Win10可用。。。。。。。
2019-12-21 19:33:54 716KB usb-blaster
1
Altera官方元件库.zip,包括Cyclone IV E 和Cyclone IV GX等众多元器件
2019-12-21 19:31:41 39.03MB altera
1