内容概要:本文详细介绍了使用Cadence Virtuoso设计基于TSMC18RF工艺的LDO带隙基准电路的过程。首先解释了为何选用TSMC18RF工艺及其优势,接着逐步讲解了电路设计的关键步骤,包括启动Cadence Virtuoso、绘制原理图(如选择核心器件、配置电阻电容、设置电源与偏置)、进行电路仿真验证(如直流仿真、温度仿真)。文中还提供了具体的Verilog代码示例,用于定义BJT模型、电阻、电源以及仿真设置。此外,文章强调了工程文件的使用便利性和重要性,分享了一些实用的设计技巧和注意事项,如电阻网络调试、启动电路设计、工艺角仿真等。最后展示了实测数据,证明了设计方案的有效性。 适合人群:从事模拟集成电路设计的专业人士,尤其是熟悉或想要深入了解Cadence Virtuoso和TSMC18RF工艺的工程师。 使用场景及目标:适用于需要设计高精度、低功耗LDO带隙基准电路的项目,旨在帮助工程师掌握从电路搭建到仿真验证的完整流程,提高设计效率和成功率。 其他说明:文中提供的工程文件可以直接导入Cadence Virtuoso中使用,极大地方便了后续开发和测试工作。同时,文中提到的一些设计技巧和注意事项对于避免常见错误、优化电路性能非常有帮助。
2026-03-14 12:27:17 1.02MB
1
主页有教程:放到工作目录下,使用解压命令: tar -zxvf tsmc18rf.tar.gz 不需要转换,直接添加库就可以使用 工艺包配置项:1 - TSMC 0.18um 1.8v/3.3v 1P6M MM/RF PDK
2023-04-13 20:58:38 37.48MB virtuoso Cadence
1
tsmc 180nm for ads 台积电的180纳米工艺库,用于ADS仿真
1
tsmc18rftsmc18rf_pdk_v13
2021-12-09 21:08:15 4.67MB tsmc18rf
1
tsmc18rf_pdk_v13 压缩包1.part2.rar 这是第二个压缩包,还需要下载第一个压缩包才能解压使用。另一位上传的分三个的少了两个文件,不能使用
2021-11-29 15:00:19 26.71MB tsmc18rf cadence
1
tsmc18rf的CADENCE工艺包,总共有两个,这是第一个。论坛中有一位上传了三个包,但是下载解压发现少了两个包。我找到了其他两个包并且还添加了教程。
2021-08-05 10:41:27 32MB tsmc18rf工艺
1
tsmc18rf工艺pdk,网上都有的台积电.18工艺库,包含完整的工艺模型,我正在使用ing,相关的安装方法可以参考我的博客
2021-07-25 19:24:45 67.14MB tsmc18rf工艺pdk
1
相关的安装方法可以参考我的博客
2021-04-11 12:03:07 66.62MB pdk tsmc
1
.18工艺库自取
2021-02-19 13:01:36 5.26MB 工艺库
1
tsmc18rf_pdk_v13d
2021-02-03 01:36:36 124.68MB tsmc