内容概要:本文详细介绍了基于TSMC28工艺库的10bit 100M SAR ADC的设计与优化方法。首先探讨了电容阵列设计,通过分段式电容阵列(高位用厚顶层M5金属,低位用薄层M3)实现了更好的电容梯度稳定性。接着讨论了比较器设计,采用了动态锁存结构,有效降低了kickback噪声并提高了建立速度。最后阐述了数字逻辑部分的状态机设计,利用工艺库特性将转换周期从5个cycle压缩到3个cycle。此外,还提到了流片后的性能测试结果以及一些实用的经验教训。
适合人群:从事模拟电路设计、ADC设计的研究人员和技术工程师。
使用场景及目标:适用于需要深入了解SAR ADC设计细节及其优化技巧的专业人士,帮助他们在实际项目中提高ADC性能和可靠性。
其他说明:文中提供了具体的Verilog和SPICE代码片段,有助于读者更好地理解和应用相关技术。同时提醒读者在实际操作中要注意工艺文档的准确性,避免因误解而产生的错误。
IEEE 802.3u的标准文件:IEEE Std 802.3u-1995,
Media Access Control (MAC) Parameters, Physical
Layer, Medium Attachment Units, and Repeater for
100 Mb/s Operation, Type 100BASE-T (Clauses 21–30)